您的位置:标准吧 > 标准下载 > SJ T 50597 27 94 半导体集成电路 JC4067型CMOS16选1 1

SJ T 50597 27 94 半导体集成电路 JC4067型CMOS16选1 1

时间:2012-5-28 14:42:50 作者:标准吧 来源:SJ 阅读:1043次
SJ T 50597 27 94 半导体集成电路 JC4067型CMOS16选1 1
 

中华人民共和国电子行业军用标准

  半导体集成电路

JC4067型CMOS16选1

    S,150597/27-94

  模拟开关详细规范

     Semiconductor integrated circuits

   Detail sp~Jflcatloa for type JC4057

of CMOS single 16-channel analog switches

1范围

1.1主题内容

    本规范规定了半导体集成电路JCA067型CMOS15选l模拟开关(以下简称器件)的详细

要求。

1.2适用范围

    本规范适用于器件的研制、生产和采购。

1.3分类

    本规范给出的器件按器件型号、器件等级和封装形式分类。

1.3.1器件编号

    器件编号应按GJB 597《微电路总规范》第3.6.2条的规定。

1,3,1.1器件型号

    器件型号如下:

  

器件型号

 器件型号

JC 4067

 CMOS16 选1 模拟开关

   

1.3.1.2器件等级

    器件等级应为GJB 597第3.4条所规定的B级和本规范规定的B1级。

1.3.1.3封装形式

    封装形式应按GB/T 7092 - 93《半导体集成电路外形尺寸》的规定。

封装形式如下:

    类    型

    外形代号

    D

    D224S3(陶瓷双列封装)

    F

  F24X2(陶瓷扁平封装)

    H

    H24X2(陶态熔封扁平封装)

    J

    J24X3(陶瓷熔封双列封装)

 

中华人民共和国电子工业部  1994-09-30发布

t994-12-01实施

 

1.4绝对最大额定值

  绝对最大额定值如下:

 

 

    数  值

 

    项    目

 

    符号

 

 

    最小

 

    最大

    单位

 

电源电压

  VDD

    一0.5

    18

 V

输入电压

   Vi

    -0.5

   VDD+0.5

 V

输入电流(每个输入端)

   |I1|

     -

    10

 mA

功耗

    PD

    -

    200

mW

贮存温度范围

    Tnet

    一65

    175

引线耐焊接温度(108)

   Th

     -

    300

结温

    Tj

     -

    175

 

1.5推荐工作条件

  推荐工作条件如下:

 

 

    数  值

 

    项  目

 

  符号

 

 

  最小

 

  最大

  单位

 

    电源电压

   VDD

    3

    15

    V

    工作环境温度

    TA

    -55

    125

    ℃

 

2引用文件

    GB 3431.1 - 82  半导体集成电路文字符号  电参数文字符号

    GB 3431.2 - 86  半导体集成电路文字符号      引出端功能符号

    GB 3439-82    半导体集成电路TTL电路测试方法的基本原理

    GB 3834-83    半导体集成电路CMOS电路测试方法的基本原理

    GB4590-84    半导体集成电路机械和气候试验方法

    GB 4728.12-85  电气图用图形符号  二进制逻辑单元

    GB/T 7092-93  半导体集成电路外形尺寸。

    GJB 548 - 88    微电子器件试验方法和程序

    GJB 597 - 88    微电路总规范

    GJB 1649 -93    电子产品防静电放电控制大纲

3要求

3.1详细要求

    各项要求应按GJB 597和本规范的规定。

    本规范规定的Bl级器件仅在产品保证规定的筛选、鉴定和质量一致性检验的某些项目和要求不同予B级器件。

3.2设计、结构和外形尺寸

    设计、结构和外形尺寸应符合GJB 597和本规范的规定。

3.2.1逻辑符号、逻辑图和引出端排列

    逻辑符号、逻辑图和引出端排列应符合图l的规定。逻辑符号和逻辑图符合GB 4728,12的规定。引出端排列为俯视图。

逻辑符号       引出端排列             D型

 

SJ/T 50597/27-94 半导体集成电路 JC4067型CMOS16选1_1            SJ/T 50597/27-94 半导体集成电路 JC4067型CMOS16选1_1

  

逻辑图

SJ/T 50597/27-94 半导体集成电路 JC4067型CMOS16选1_1

图1逻辑符号、逻辑图和引出端排列

SJ 50597/27--9

    注.①F、H、J型封装的引出端排列同D型封装.

3.2.2功能表

功能表如下;

    输    入

  导通通道

    INH

    A3

    A2

    A1

    A0

    I/O

    L

    L

    L

    L

    L

    O

    L

    L

    L

    L

    H

    l

    L

    L

    L

    H

    L

    2

    L

    L

    L

    H

    H

    3

    L

    L

    H

    L

    L

   4

    L

    L

    H

    L

    H

    5

    L

    L

    H

    H

    L

   6

    L

    L

    H

    H

    H

    7

    L

    H

    L

    L

    L

    8

    L

    H

    L

    L

    H

    9

    L

    H

    L

    H

    L

    1O

    L

    H

    L

    H

    H

    ll

    L

    H

    H

    L

    L

    12

    L

    H

    H

    L

    H

    13

    L

    H

    H

    H

    L

    14

    L

    H

    H

    H

    H

    15

    H

    ×

    x

    ×

    x

    无

 

    注l①H-高电平i    L一低电平;    ×一任意态.

3.2.3电路图

    制造厂在鉴定前应将电路图提交给鉴定机构,井由鉴定机构存档备查。

3.2.I封装形式

    封装形式应按本规范第1.3.1.3条的规定。

3.3引线材料和涂覆

    引线材料和涂覆应按GJB 597第3.5.6条的规定。

3.4电特性

    电特性应符合本规范表l的规定。

3.5电试验要求

  器件的电试验要求应为本规范表2所规定的有关分组。各个分组的电测试按本规范表3的规定。


 

 

表1电特性

 

 

 

 

    规范值

 

 

    特性

 

符号

    条    件    。

 

 

%D

 

r^= -55℃

 

TA =25'C

 

凡tl为℃

 

单位

    (著无其它规定,、7k=Ov)

 

 

最小

 

最大

 

最小

 

聂大

 

最小

 

最大

输入正箝位电压

 VIR

VSS开路,输出端开路.IIK=1mA

接她

  -

    -

 -

1.5

  -

  -

V

输入负精位电压

y眦

VSS  接地,输出端开路,,IIK=一mA

开路

   -

   -

  -

-6

  -

  -

 V

电源电流

IDD

IIL=OV, VIH = l5V

15V

  -

-

   -

2

  -

60

uA

输出高电平电压

VOL

  VIH = 15V, VIL= 0V

15V

14.95

-

14.95

-

14.95

   -

V

输出低电平电压

VOL

VIH= 15V, VIL= 0V

15V

  -

0.05

  -

D.05

   -

 0.05

 V

输入高电平电压

VIH

VOH.=4.5V, |Io|≤luA

5V

3.5

  -

3.5

  -

3.5

._

V

 VOH=9V   |Io|≤luA

lOV

7

  -

7

   -

7

  -

VOH= 13.5V,|Io|≤luA

L5V

1l

 -

11

  -

ll

 -

输入低电平电

 

 VOL =0.5V  |Io|≤luA

5V

-

1.5

  -

1.5

  -

1.5

 V

 

VIL

 

 VOL =1V  |Io|≤luA

 

10V

  -

 

3

  -

 

3

    -

 

3

1 VOL =1V  |Io|≤luA

L5V

  -

4

  -

4

     -

4

输入高电平电流

IIH

VIH =15V

15V

  -

·一

  -

lO

  -

100

 

 

输入低电平电流

 

IIL

 

VIH =0V

 

15V

   -

   -

  -

 

-10

  -

 

.-100

nA

 

 

输入试验电压

 

 

  VZA

 

Cl=l00pF.R2=1.5kΩ(见本规范

 

4.5.3条)

 -

 -

 -

 

400

 

  -

  -

  -

V

 

 

导通电阻

 

 

5V

  -

800

  -

1050

   -

1300

  Ω

RON

lOV

  -

310

    -

4OO

    -

550

L5V

   -

200

   -

240

  -

320

输入、输出、反

C1

    f =1MHz

0V

  -

 -

  -

7.5

  -

   -

 pF

馈电容

Co

  -  

  -

   -

75

   -

    -

CIS

  -

  -

     -

0.4

    -

   -

双向开关截止

电流

 

 

IOFF

 

 

 

15V

 

  -

  -

 -

±

 

lO

  -

 

士100

 

 

 nA

 

传输延迟时间

tPLH

 RL-200kΩ.

I/O-O/!

 

  -

55

  -

55

  -

 77

 

 

CL=50pF.

 

INH.I,A—l/0

 5V

 

    -

 

600

   -

 

600

  -

 

 830

 ns

 

tf  te =10ns

 

I/O-0/I

 

   -

17

 

    -

17

 

  -

 25

 

f= 200kHz

(见本规范图2)

 

 INH, A—I/0

 lOV

 

   -

 

150

   -

 

150

   -

 

250

 

 1/O—O/1

 

 

 5V

   -

55

 

   -

55

 

  -

 77

 

 INH,A-1/0

  -

400

    -

400

   -

560

'PHL

 

 

1/O-~O/1

 

   -

 

175

   -

 

175

  -

 

 250

 

INH, A-'1/O

 10V

 

    -

 

lOD

   -

 

100

  -

 

150

 

1043
国家标准下载

下载说明:
1.请先分享,再下载
2.直接单击下载地址,不要使用“目标另存为”
3.压缩文件请先解压
4.PDF文件,请用PDF专用软件打开查看
5.如果资料不能下载,请联系本站
最新评论
发表评论
大名:
联络: QQ 或者 邮箱
内容:不能超过250字,需审核,请自觉遵守互联网相关政策法规。

验证码: 1345